Курс цифровой электроники. Том 2
Автор(ы): | Янсен Й.
14.04.2014
|
Год изд.: | 1987 |
Описание: | В томе 2 рассматриваются методы проектирования типовых узлов на базе ИС и приводятся многочисленные схемы различных цифровых устройств. Среди книг по этой тематике данная книга выгодно отличается как по структуре, так и по содержанию. К особенностям структуры, прежде всего, нужно отнести параллельное освещение элементарных и сложных вопросов. Подробно излагается одна из важнейших тем — функция памяти, реализуемая с помощью триггеров. Затронуты вопросы передачи информации по волокно-оптическим кабелям. Для инженеров и студентов электронных специальностей, а также разработчиков ЭВМ. |
Оглавление: |
Обложка книги.
Предисловие редактора перевода [5]Предисловие автора [7] Глава 1. Техника монтажа [9] 1.1. Введение [9] 1.2. Соединители для экспериментальных целей [12] 1.3. Разводка напряжения питания и цепей заземления на плате с помощью собирательных шин [18] 1.4. Многослойные печатные платы [20] 1.5. Система конструирования элементов «Европак» [22] 1.6. Внешние соединители модулей и стоек [27] 1.7. Соединители типа IDS с прорезанием изоляции [30] 1.8. Мощные соединительные устройства [35] 1.9. Волоконно-оптические линии связи [37] 1.10. Преломление лучей света [38] 1.11. Структура световода [41] 1.12. Типы световодов [43] 1.13. Рассеяние и поглощение света [45] 1.14. Качество световодов [46] 1.15. Стекло или пластмасса? [48] 1.16. Устройства для соединения световодов [50] 1.17. Источники и приемники света [52] 1.18. Направленные ответвители волоконно-оптических линии связи [55] Глава 2. Логические схемы и области их применения. Комбинаторная логика [60] 2.1. Введение [61] 2.2. Экспериментальные исследования логических схем [69] 2.3. Применение осциллографа при исследовании цифровых схем [71] 2.4. Индикаторы логических сигналов на светодиодах [73] 2.5. Щупы для измерений [76] 2.6. Низкочастотный генератор импульсов на ИС NE555 [77] 2.7. Устройства для экспериментирования [78] 2.8. Стабилизированным источник напряжением 5 В для питания цифровых устройств [80] 2.9. Одиночные и комбинированные функции логических схем 11, ИЛИ, И-НЕ, ИЛИ-HE [81] 2.10. Микросхема SN74LS00N (функции И-НЕ при уровне сигнала H и функции ИЛИ-HE при уровне сигнала L) [82] 2.11. Микросхема SN74LS00N в режиме дешифратора [84] 2.12. Два элемента И-НЕ микросхемы SN74LS00N в режиме триггера [85] 2.13. Элементы И, увеличение числа входов [87] 2.14. Микросхема SN74LS02N (SN7402N) в режиме ИЛИ-HE для сигнала уровня H и в режиме И-НЕ для сигнала уровня L [89] 2.15. Два элемента ИЛИ-HE в корпусе SN74LS02 в режиме триггера [91] 2.16. Логический элемент ИЛИ, увеличение числа входов [93] 2.17. Биполярные триггеры с двумя устойчивыми состояниями [95] 2.18. Диодные матрицы кодирования [96] 2.19. Схема кодирования на логических элементах ИЛИ [98] 2.20. Запись двоичной информации в регистр [100] 2.21. Генератор тактовых импульсов [102] 2.22. Примеры тактовых сигналов [106] 2.23. Элементы ТТЛ с открытым выходом [108] 2.24. Схемы с трехстабильным выходом [113] 2.25. Буферные элементы с общей шиной, передатчики и приемники [114] 2.26. Схема преобразования параллельного потока информации в последовательный [121] 2.27. Комбинированные функции на элементах И-ИЛИ-НЕ [123] 2 28. Селекторы (канальные коммутаторы, мультиплексоры) [127] 2.29. Простой канальный коммутатор на ИС SN745IN [129] 2.30. Канальный коммутатор на входе триггерного регистра [131] 2.31. Двойной канальный коммутатор [133] 2.32. ИСКЛЮЧАЮЩЕЕ ИЛИ, сумматоры, компараторы [135] 2.33. Схемы сравнения на элементах И-ИЛИ-НЕ [137] 2.34. Компаратор на трех микросхемах 74LS01N и монтажном ИЛИ [138] 2.35. Дешифраторы [140] 2.36. Условные обозначения комбинированных функций [142] 2.37. Обозначения комбинированных функций на структурных схемах [147] 2.38. Серия быстродействующих КМОП-элементов 74НС [151] 2.39. Некоторые свойства базовых элементов 74НС [152] Глава 3. Элементы запоминающих устройств [160] 3.1. Введение [160] 3.2. RS-триггеры [161] 3.3. Односторонняя и двусторонняя запись информации в RS-триггере [163] 3.4. Четырехбитный регистр из RS-триггеров с односторонним вводом [170] 3.5. Время установки, время удержания, время сброса, время перезаписи [172] 3.6. Многопозиционные элементы памяти [174] 3.7. SRT-триггеры [178] 3.8. Условные обозначения SRT-триггеров с управляющим входом [182] 3.9. JK-триггер [184] 3.10. JK-триггер из логических элементов И-НЕ [186] 3.11. Триггеры, синхронизуемые уровнем и фронтом [188] 3.12. Коэффициент разветвления, время включения, время распространения [195] 3.13. Двоичный счетчик на двух JK-триггерах [196] 3.14. D-триггер [198] 3.15. D-триггер, состоящий из элементов И-НЕ [200] 3.16. D-триггер, синхронизуемый фронтом [201] 3.17. D-триггер, синхронизуемый фронтом, как двоичный делитель [203] 3.18. D-триггеры, синхронизуемые фронтом, как делители на 4 [204] 3.19. Сдвиговые регистры на D-триггерах, синхронизуемых фронтом [204] 3.20. Применение D-триггеров в сдвиговых регистрах [207] 3.21. Регистр ввода и вывода данных на D-триггерах [211] 3.22. Условные обозначения функции управления элементами памяти в системе МЭК [218] Глава 4. Счетчики и делители частоты [219] 4.1. Введение [219] 4.2. Двоичные счетчики [226] 4.3. Синхронный двоичный счетчик [228] 4.4. Десятичный счетчик (делитель на 10) [231] 4.5. Синхронный десятичный счетчик [233] 4.6. Счетчики прямого и обратного счета [235] 4.7. Счетчики с переменным модулем счета [238] 4.8. Каскадирование двоичных и двоично-десятичных счетчиков [241] 4.9. Счетчик Джонсона [242] 4.10. Счетчик по коду Грея на SRT-триггерах [246] 4.11. Цепи управления [248] 4.12. Двоичные и десятичные счетчики ТТЛ [257] 4.13. Синхронные счетчики ТТЛ [261] 4.14. Условные обозначения счетчиков и делителей по системе МЭК [269] 4.15. Промышленные счетчики и делители [272] 4.16. Десятичный счетчик с индикатором [274] 4.17. Делитель на 16 с индикатором [274] 4.18. Генератор тактовых сигналов с делителем на 16 к дешифратором [277] 4.19. Делитель на 16 — генератор одиночных импульсов [279] 4.20. Генератор фиксированных частот [281] 4.21. Измеритель частоты настройки коротковолновых радиоприемников [285] 4.22. Предустановка цифровых частотомеров [288] 4.23. Согласование приемника со счетчиком [291] 4.24. Счетчик Джонсона с переменным модулем для синтезаторов частот [292] 4.25. Предустановка счетчиков [295] 4.26. Цифровая настройка частотных синтезаторов [296] 4.27. Цифровой будильник на двоичных счетчиках [298] 4.28. Счетчики минут и часов [301] 4.29. Установка точного времени на цифровых часах [303] 4.30. Индикация времени светодиодами [304] 4.31. Электронный будильник [304] Глава 5. Регистры [308] 5.1. Введение [308] 5.2. Применение регистров [311] 5.3. Регистры в микропроцессоре [313] 5.4. Связь регистров между собой и с другими источниками данных [316] 5.5. Последовательная межрегистровая передача информации [322] 5.6. Регистры с адресуемым триггером [325] 5.7. Регистр FIFO [326] 5.8. Регистры LIFO [328] 5.9. Параллельный 4- и 8-разрядный регистр [328] 5.10. Регистры с выборкой по входу [329] 5.11. Регистры с разрешающим входом и трехстабильным выходом [331] 5.12. Восьмиразрядный регистр с трехстабильными выходами и тактируемым выбором [333] 5.13. Сдвиговые регистры [335] 5.14. Каскадирование сдвиговых регистров [337] 5.15. Сдвиговые регистры с последовательными и параллельными входами и выходами [338] 5.16. 8-разрядный универсальный сдвиговый регистр с трехстабильными выходами [340] 5.17. Группы регистров в корпусе с двухрядными выводами [344] 5.18. Регистры с адресуемыми триггерами 74LS259 [344] 5.19. Длинные сдвиговые регистры [347] 5.20. Сдвиговые регистры в устройствах управления световыми эффектами [350] 5.21. Выборка данных [352] 5.22. Условные обозначения регистров по системе МЭК [366] 5.23. Промышленные регистры ТТЛ [358] Предметный указатель [360] |
Формат: | djvu |
Размер: | 7653880 байт |
Язык: | РУС |
Рейтинг: | 141 |
Открыть: | Ссылка (RU) |